具有低操作功率的源极驱动器和液晶显示装置的制造方法

xiaoxiao2021-2-23  217

具有低操作功率的源极驱动器和液晶显示装置的制造方法
【技术领域】
[0001]与示例性实施例一致的设备和方法涉及一种液晶显示装置,更具体地讲,涉及一种具有低操作功率的源极驱动器和一种具有该源极驱动器的液晶显示装置。
【背景技术】
[0002]近来,各种类型的平板显示装置已经被开发并应用于便携式信息装置和IT产品。平板显示装置的液晶显示(LCD)装置适用于便携装置,现在LCD装置的应用正在扩展到笔记本电脑、监视器、航天器、飞行器等。
[0003]LCD装置包括以矩阵形式布置的控制开关。例如,控制开关根据施加到薄膜晶体管(TFT)的图像信号来调节经过液晶层的光的透射率,进而能够获得期望的图像。
[0004]LCD装置适用于要求尺寸小、重量轻且功耗低的装置和应用,趋向于研究和开发具有较低功耗的装置。

【发明内容】

[0005]根据示例性实施例的一方面,提供了一种源极驱动器,所述源极驱动器包括:多个输出放大器,被配置为驱动显示面板的数据线,其中,源极驱动器可以比较显示面板中的连续栅极线的数据以及显示面板中的相邻数据线的数据是否相同,并且选择性地使连接到具有相同数据的数据线的输出放大器非使能。
[0006]所述源极驱动器可以包括:逻辑控制器,被配置为接收输入数据并且提供相邻数据线的数据之间的比较结果;移位寄存器,被配置为利用移位时钟来提供从逻辑控制器发送的输入数据和比较结果;数据锁存器,被配置为顺序地锁存从移位寄存器发送的数据并将前一条栅极线中的数据与当前栅极线中的数据比较;数字模拟(DA)转换器,被配置为将从数据锁存器发送的数据转换成模拟电压;以及输出缓冲器,被配置为输出从DA转换器发送的数据。
[0007]逻辑控制器可以比较相邻数据线的数据,当所述数据相同时提供“ 1 ”作为比较结果,或者当所述数据不同时提供“ 0 ”作为比较结果。
[0008]数据锁存器可以利用栅极线的数据之间的比较结果和相邻数据线的数据之间的比较结果来将输出放大器控制为使能或非使能。
[0009]数据锁存器可以响应于确定栅极线的数据之间的比较结果和相邻数据线的数据之间的比较结果相同而选择性地将连接到数据线的一些输出放大器非使能。
[0010]数据锁存器可以响应于确定连续栅极线的数据不同而相邻数据线的数据相同来检测新图像数据的接收,并且使所有的所述多个输出放大器使能。
[0011]所述多个输出放大器可以根据放大器开关控制信号而被选择性地使能或非使能,并且如果连续栅极线的数据以及相邻数据线的数据相同,则数据锁存器可以提供使能的放大器开关控制信号,如果连续栅极线的数据以及相邻数据线的数据不同,则数据锁存器可以提供非使能的放大器开关控制信号。
[0012]根据另一个示例性实施例的一方面,提供了一种液晶显示(LCD)装置,所述液晶显示装置包括:源极驱动器,被配置为驱动显示面板的数据线并包括多个输出放大器,其中,源极驱动器可以利用相邻列的图像数据是否相同的比较结果和连续行的图像数据是否相同的比较结果来调节所述多个输出放大器的电流。
[0013]当按列比较图像数据是否相同时,可以使用施加到设置在列中的数据线的伽马电压的条件。
[0014]所述LCD装置可以包括:时序控制器,被配置为接收图像数据,并且提供时序相关信号和操作控制信号;栅极驱动器,被配置为提供由时序控制器控制的栅极导通电压,所述源极驱动器被时序控制器控制,并且被配置为提供与图像数据对应的像素数据;以及面板,被配置为包括位于多条栅极线和多条数据线的相交处的多个单元像素,并且显示由栅极驱动器和源极驱动器控制的图像。
[0015]源极驱动器可以包括:逻辑控制器,被配置为接收图像数据,并且在数据线具有相同的伽马电压条件时提供彼此图像数据的比较结果;移位寄存器,被配置为利用移位时钟来提供从逻辑控制器发送的图像数据和比较结果;数据锁存器,被配置为顺序地锁存从移位寄存器发送的锁存数据并将当前行中的图像数据与后一行中的图像数据进行比较;DA转换器,被配置为将从数据锁存器发送的数据转换成模拟电压;以及输出缓冲器,包括输出从DA转换器发送的数据的所述多个输出放大器。
[0016]当面板包括薄膜晶体管(TFT) LCD装置时,逻辑控制器可以对具有施加到每个列的伽马电压的相同极性的列执行比较操作。
[0017]当面板包括有机发光二极管(0LED)显示装置时,逻辑控制器可以对设置有相同滤色器的列执行比较操作。
[0018]当连续行的数据相同且具有相同的伽马电压条件的列的数据相同时,数据锁存器可以提供使能的放大器开关控制信号。
[0019]输出放大器的静态电流可以响应于接收到使能的放大器开关控制信号而减小。
[0020]静态电流减小的输出放大器可以是连接到设置在伽马电压条件相同的列中的像素的一些输出放大器。
[0021]开关可以连接在与设置在伽马电压条件相同的列中的像素连接的输出放大器的输出节点之间。
[0022]根据另一个示例性实施例的一方面,提供了一种液晶显示(IXD)装置,所述IXD装置包括:源极驱动器,被配置为驱动显示面板的数据线并包括多个输出放大器,其中,源极驱动器可以根据当前行和后一行的图像数据是否改变的确定结果针对显示相同图像的列而将连接到列的所述多个输出放大器中的一些输出放大器控制为选择性地非使能。
[0023]当按列确定图像数据是否相同时,源极驱动器可以使用施加到设置在列中的像素的伽马电压条件。
[0024]源极驱动器可以通过确定连续行以及相邻列的图像数据是否相同来提供放大器开关控制信号,所述放大器开关控制信号使连接到具有相同图像数据的列的输出放大器选择性地非使能。
[0025]接收到使能的放大器开关控制信号的输出放大器可以非使能。
[0026]被非使能的输出放大器可以是连接到设置在具有相同的伽马电压条件的列中的像素的一些输出放大器。
【附图说明】
[0027]以上和/或其他方面将通过参照附图详细地描述示例性实施例而变得更加明了,在附图中:
[0028]图1是示出根据示例性实施例的液晶显示(LCD)装置的框图;
[0029]图2是图1的源极驱动器的框图;
[0030]图3是示出图2的逻辑控制器和移位寄存器的一些操作的概念图;
[0031]图4是图2的数据锁存器的框图;
[0032]图5A和图5B是示出图2的输出缓冲器的框图和操作的示图;
[0033]图6A是当发送接口包时的伽马电压曲线图;
[0034]图6B是输出放大器的状态表;
[0035]图7是示出串行数据组和比较数据的状态表;
[0036]图8A和图8B是当应用薄膜晶体管(TFT)LCD装置时根据图案来使输出放大器使能或非使能的示图;
[0037]图9是根据另一个示例性实施例的数据锁存器的框图;
[0038]图10是当根据图9发送接口包时的伽马电压曲线图;
[0039]图11A是根据另一个示例性实施例的控制有机发光二极管(0LED)面板的源极驱动器的框图;
[0040]图11B是示出当应用0LED面板时的数据组和比较数据的示例表;
[0041]图12A和图12B是当应用0LED面板时根据图案来使输出放大器使能或非使能的示图;
[0042]图13是根据示例性实施例的包括图1中示出的LCD装置的计算机系统的框图;
[0043]图14是根据另一个示例性实施例的包括图1中示出的LCD装置的计算机系统的框图;
[0044]图15是根据另一个示例性实施例的包括图1中示出的LCD装置的计算机系统的框图。
【具体实施方式】
[0045]在下文中,将参照附图详细地描述示例性实施例。在示例性实施例的具体描述中,将省略与发明构思的主旨无关的公知构造的详细描述。在本说明书中,当将附图标记指定给每幅图的组件时,应该注意的是,即使相同的组件在不同的附图中示出,也尽可能指定相同的标记。
[0046]出于描述示例性实施例的目的,在此公开的特定结构性和功能性的细节仅为代表性的,然而,示例性实施例可以以许多可选形式来实现,并且不应被解释为局限于在此阐述的示例性实施例。
[0047]虽然发明构思可接受各种修改和可选形式,但是在附图中通过示例的方式示出并将详细地描述发明构思的特定实施例。然而,应理解的是,不意图将发明构思限制为所公开的具体形式,而是相反,发明构思将涵盖落入发明构思的精神和范围内的所有修改、等同和替换。
[0048]将理解的是,虽然在这里可以使用术语“第一”、“第二”等来描述各种组件,但是这些组件不应被这些术语限制。这些术语仅用于将一个组件与另一个组件区别开。因此,在不脱离示例性实施例的教导的情况下,下面讨论的第一组件可以被称为第二组件,并且下面讨论的第二组件可以被称为第一组件。
[0049]将理解的是,当元件被称为“连接到”或“结合到”另一元件时,该元件可以直接连接到或直接结合到所述另一元件,或者可以存在中间元件。相反,当元件被称为“直接连接至IJ”或“直接结合到”另一元件时,不存在中间元件。应该以类似的方式(即,“在……之间”与“直接在……之间”相对,“相邻”与“直接相邻”相对等)来解释用于描述元件之间的关系的其他词语。
[0050]在这里使用的术语仅出于描述具体示例性实施例的目的,而不意图限制示例性实施例。如在这里使用的,除非上下文清楚地另行指示,否则单数形式“一”、“一个(种)(者)”和“该(所述)”也意图包括复数形式。还将理解的是,当在本说明书中使用术语“包括”和/或“包含”时,表示存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或添加一个或更多个特征、整体、步骤、操作、元件、组件和/或它们的组。
[0051]除非另有限定,否则在此使用的所有术语(包括技术术语和科学术语)具有与示例性实施例所属领域的普通技术人员所通常理解的意思相同的意思。还将理解的是,术语(诸如在通用词典中定义的术语)应该被理解为具有与在相关领域的背景中它们的意思一致的意思,并且将不以理想化或过于形式化的含义来解释它们,除非在此明确地如此定义。
[0052]同时,当能够以任何其他方式实施任何示例性实施例时,可以与流程图中详细说明的流程有区别地执行特定块中详细说明的功能或操作。例如,两个连续的块可以实际上同时执行功能或操作,两个块可以根据相关的操作或功能来相反地执行功能或操作。
[0053]图1是简单地示出根据示例性实施例的液晶显示(LCD)装置100的框图。
[0054]参照图1,IXD装置100可以包括时序控制器(TC0N) 110、栅极驱动器120、源极驱动器130和面板140。
[0055]TC0N 110可以从外部接收图像数据和各种控制信号,并控制栅极驱动器120和源极驱动器130的操作。虽然没有示出,但是各种控制信号可以包括水平同步信号、垂直同步信号、时钟信号等。
[0056]TC0N 110可以输出通用控制信号,诸如控制栅极驱动器120的驱动信号和控制源极驱动器130的驱动信号,这些驱动信号分别控制栅极驱动器120的操作和源极驱动器130的操作。因此,在预定操作模式下,TC0N 110可以控制栅极驱动器120以连续的方式驱动栅极线GL。此外,TC0N 110可以控制从外部接收的图像数据信号RGB,从而选择性地将其施加到布置在顺序地使能的栅极线GL中的每个像素。图像数据RGB可以包括,例如,红图像数据(R)、绿图像数据(G)和蓝图像数据(B),然而,图像数据RGB不限于此。
[0057]栅极驱动器120可以包括驱动包括在面板140中的栅极线GL的多个栅极驱动器。栅极驱动器120向栅极线GL顺序施加栅极导通电压。因此,可以控制对应的单元晶体管是否导通,使得将要被施加到每个像素的灰度电压(gradat1n voltage)被施加到对应的像素。
[0058]源极驱动器130可以包括驱动数据线DL的多个输出放大器。源极驱动器130可以被TCON 110控 制并可以向包括在面板140中的数据线DL提供图像数据(R、G和B),SP,像素数据。因此,可以控制源极驱动器130以通过R像素、G像素和B像素的组合来显示全彩色。
[0059]具体地,根据示例性实施例的源极驱动器130可以比较连续的栅极线GL中的数据以及相邻的数据线DL中的数据以确定其中的数据是否相同,并控制使得连接到具有相同数据的数据线DL的一些放大器可以不操作。因此,在根据示例性实施例的LCD装置100中,可以减小静态电流,并能够降低电流消耗。
[0060]当在显示面板上显示图像数据时,包括图像数据的相邻的单元在许多情况下具有相同的图像数据。即,在大多数情况下,相邻的单元在预定区域中具有相同的颜色。对于预定区域中颜色相同的情形,如果驱动与所有数据线DL的R、G和B通道有关的放大器,则电流消耗非常高。
[0061]然而,当两个相邻单元的数据(颜色)相同时,可以控制根据示例性实施例的LCD装置100,使得与所述相邻单元中的一个单元有关的一个放大器可以使能,而与另一个单元有关的另一个放大器可以非使能,其中,所述另一个单元具有与所述一个单元的数据相同的数据。将参照附图详细描述对这种情况的描述。
[0062]面板140可以包括在多条栅极线GL与多条数据线DL的相交处以矩阵的形式布置的多个单元像素。布置在任何一行中的像素共同地连接到任何一条栅极线GL,布置在任何一列中的像素共同地连接到任何一条数据线DL。
[0063]例如,单元像素可以包括连接到栅极线GL和数据线DL的开关装置TFT以及连接到开关装置TFT的液晶电容器Cs。具体地,液晶电容器Cs具有分别连接到开关装置TFT的漏极端(a)和共电压电极V.的两个端子,具有介电各向异性的介电层形成在所述两个端子之间。
[0064]在单元像素的操作中,当通过栅极驱动器120向一条栅极线GL施加驱动信号时,连接到该栅极线GL的开关装置TFT导通。通过开关装置TFT由源极驱动器130施加到数据线DL的像素数据被发送到通过栅极驱动器120导通的每个开关装置TFT的漏极端(a)。因此,通过在液晶电容器Cs的两个端子之间产生的电场来改变液晶盒(未示出)的液晶取向状态,进而显示图像。
[0065]图2是图1的源极驱动器130的框图。
[0066]参照图2,源极驱动器130可以包括逻辑控制器131、移位寄存器133、数据锁存器135、数字模拟转换器(DAC) 137和输出缓冲器139。
[0067]逻辑控制器131可以接收输入数据邮、D0N, 和Df,并且将接收到的输入数据DoP.DoN.DiP和D:N提供给移位寄存器133。此外,根据示例性示例实施例的逻辑控制器131可以将比较数据X0D_DATA提供给移位寄存器。
[0068]这里,由于比较数据X0R_DATA是通过比较相邻像素(即,相邻数据线DL)的数据而获得的数据,因此将源极驱动器的输出放大器控制为利用比较数据X0R_DATA来使能或非使能。
[0069]逻辑控制器131可以是接口单元,所述接口单元控制操作时序、信号电压和/或数据表达格式等的差异,从而内部地处理外部数据。
[0070]移位寄存器133可以将从逻辑控制器131接收的数据提供给数据锁存器135。移位寄存器133可以包括多个移位寄存器(未示出),所述多个移位寄存器利用移位时钟使图像数据(即,输入数据DqP、DqN、DiP和Df)和比较数据XOR_DATA顺序地移位,并且输出移位后的图像数据。
[0071]根据示例性实施例的数据锁存器135可以响应于从移位寄存器133供应的采样信号而顺序地锁存数字图像数据,并且把锁存后的数字图像数据提供给DAC 137。可以由多个锁存器来形成数据锁存器135以锁存多个数字图像数据。此外,所述多个锁存器中的每个锁存器具有与数字图像数据的比特数对应的大小。具体地,根据示例性实施例的数据锁存器135可以比较连续的栅极线GL之间的数据,即,一行一行地比较。
[0072]结果,数据锁存器135可以利用比较数据X0R_DATA将放大器开关控制信号ΑΜΡ-Sff-CONT提供给输出缓冲器139,其中,比较数据X0R_DATA包括逻辑控制器131中的行之间的比较结果和列之间的比较结果。
[0073]当后一行中的数据与当前行中的数据相同时,数据锁存器135可以提供使能的放大器开关控制信号AMP-SW-C0NT。此外,当后一行中的数据与当前行中的数据不同时,数据锁存器135可以提供非使能的放大器开关控制信号AMP-SW-C0NT。
[0074]当即使相邻像素(连接到同一条栅极线)具有相同的数据,连续的行中的数据也不相同时,数据锁存器135检测相邻图像数据被改变的状态,并且使放大器开关控制信号ΑΜΡ-Sff-CONT 非使能。
[0075]在传统情况下,当相邻像素中的数据相同时,两个放大器中的一个激活而另一个放大器失活,两个放大器共用数据以降低电流消耗。
[0076]然而,当图像数据值改变(例如,从R像素数据到G像素数据)时,由于相邻像素即使基于改变后的图像数据值也仍具有相同的图像数据值,因此任何一个像素的放大器仍然在之前的状态中非使能。由于图像数据值改变,因此供应到任何一个像素的使能放大器的共电压值改变。此时,连接到使能放大器的电容器中充入的电荷量与之前的状态不同。相应地,因为之前的状态中的电压变化和改变的图像数据值导致电荷量在使能的输出放大器与非使能的输出放大器之间不相同,所以会产生泄漏电流。因此,会产生低质量图像。
[0077]同时,根据示例性实施例,当即使相邻像素(基于数据线)的数据相同,连续的栅极线GL中的数据也不相同时,可以检测到接收到了新的图像数据。因此,可以通过将连接到与对应区域连接的源极驱动器130 (见图1)的所有放大器使能来重置之前的状态。
[0078]根据示例性实施例,针对数据线DL的像素(连接到图像数据值被改变的栅极线GL),通过将连接到源极驱动器130的所有放大器使能,可以防止因之前的图像数据与当前的图像数据之间电荷量的差异产生的泄漏电流。
[0079]DAC 137可以将锁存的数字图像数据转换成模拟图像数据。
[0080]DAC 137可以将从数据锁存器135发送的数字图像数据转换成模拟图像数据(SP,数据电压),并将转换后的模拟图像数据发送到输出缓冲器139。DAC 137可以将从数据锁存器135发送的数字图像数据转换成具有正极性(+)和负极性(_)的模拟数据电压,并输出转换后的模拟数据电压。DAC 137可以利用预定数量的正(+)伽马电压和预定数量的负(-)伽马电压来执行图像数据的数字模拟转换。
[0081]输出缓冲器139通过将接收到的模拟图像数据发送到面板140 (见图1)的数据线DL来提供输出数据Yw至Y(N)。输出缓冲器139包括多个输出放大器(未示出)。具体地,根据示例性实施例的输出缓冲器139可以利用放大器开关控制信号AMP-SW-CONT来选择性地控制将输出放大器(未示出)使能或非使能。
[0082]图3是示出图2的逻辑控制器131和移位寄存器133的一些操作的概念图。
[0083]参照图1和图3,逻辑控制器131的接口包(interface packet)形式的配置可以被形成为具有以下处理顺序:起始线(S0L)、配置(CFG)、像素数据线(PIXELDATA)、等待(WAIT)、水平空白时期(HBP)等。
[0084]在S0L时期中,TC0N 110可以控制开始发送数据流(data stream)到源极驱动器130。
[0085]在CFG时期中,可以更新包括在源极驱动器130中的寄存器的值。
[0086]在PIXEL DATA时期中,可以将显示数据(即,像素数据)发送到源极驱动器130。
[0087]在WAIT时期中,可以在源极驱动器130中处理像素数据。
[0088]HBP时期是驱动面板的相应水平行的时间段。即,保持之前的时期中的操作直到接收到具有针对后一水平行的显示信息的行数据为止。这个时期可为响应于从TC0N 110发送的时序控制信号TPb的操作时期。
[0089]如上所述,在接收到新的数据流之前执行作为等待时期的HBP,继而可执行开始发送包数据(packet data)的 SOL。
[0090]虽然已经为了方便起见而公开了接口的一个示例,但是接口不限于此并且可以采用各种包形式。
[0091 ] 将在下面详细描述PIXEL DATA时期。
[0092]在PIXEL DATA时期中,可以基本提供串行化的数据(serialized data)。
[0093]这里,为了方便起见,将以每单元具有2X2像素的数据为例。
[0094]当使用8条总线(未示出)来发送在R像素、G像素和B像素中接收到数据时,可以将该数据划分成诸如 SYNC_DATA0 [7:0]、SYNC_DATA1 [7:0]和 SYNC_DATA2 [7:0]的串行数据组之后,再发送该数据。如图3中所示,串行数据组被分别发送到第N-1行、第N行和第N+1行。这里,第N-1行、第N行和第N+1行表示随机的连续行。
[0095]假定将第一数据组SYNC_DATA0 [7:0]的第一数据提供给第N_1行的奇数列作为R像素,将第二数据组SYNC_DATA1 [7:0]的第一数据提供给第N行的奇数列作为G像素,并将第三数据组SYNC_DATA2 [7:0]的第一数据提供给第N+1行的奇数列作为B像素。
[0096]根据薄膜晶体管(TFT) IXD的特性,通过交替地施加正极性⑴和负极性㈠来形成施加到像素的伽马电压的极性。因此,在每单元具有2X2像素的数据中,奇数列具有相同的极性同时偶数列具有相同的极性。即,当向奇数列施加正极性⑴的伽马电压时,向偶数列施加负极性㈠的伽马电压。
[0097]根据示例性实施例,产生比较数据X0R_0DD和X0R_EVEN来比较具有相同的极性的像素。例如,通过将第一数据组SYNC_DATA0[7:0]的第一数据与第三数据组SYNC_DATA2[7:0]的第一数据(S卩,图3中的1和3)进行比较来确定像素数据值是否相同。类似地,通过将第二数据组SYNC_DATA1 [7:0]的第一数据与第一数据组SYNC_DATA0 [7:0]的第二数据(即,图3中的2和4)进行比较来确定像素数据值是否相同。例如,当比较的结果相同时可以发送“1”,当比较的结果不同时可以发送“0”。可以在逻辑控制器131中处理上述过程。
[0098]比较数据X0R_0DD和X0R_EVEN在每个移位寄存器时钟中被发送到数据锁存器135(见图 2)。
[0099]图4是图2的数据锁存器135的框图。
[0100]参照图4,数据锁存器135可以包括:多个触发器135-1、135-2、135-3、135-4、135-5和135-6 ;X0R装置(X0R);以及第一 AND装置和第二 AND装置(AND1和AND2)。
[0101]第一触发器至第三触发器135-1、135-2和135-3可以串联连接并串行地发送第一触发器135-1中接收的数据SYNC_DATA。这里,通过行(即,栅极线GL)来接收数据。
[0102]X0R将第N数据(即,謝DATA)的像素数据值与第N-1数据(即,# (N_l) DATA)的像素数据值进行比较,以确定所述值是否不同。X0R是比较器,并且可以改变为比较电路或者具有代替X0R门的比较功能的另一种电路。
[0103]第四触发器至第六触发器135-4、135-5和135-6可以串行地发送第四触发器135-4中接收的比较数据X0R_DATA。
[0104]这里,比较数据X0R_DATA表示如图3中所述的奇数列和偶数列的比较结果的比较数据 X0R_0DD 和 X0R_EVEN。
[0105]第一 AND装置AND1对第五触发器135-5的输出信号和第六触发器135-6的输出信号执行逻辑AND,并输出逻辑AND的输出信号。
[0106]第二 AND装置AND2对AND1的输出 信号和X0R的比较结果执行逻辑AND,并输出逻辑AND的输出信号。
[0107]在下文中,将详细描述数据锁存器135的操作。
[0108]数据锁存器135顺序地发送串行化数据,即,像素数据SYNC_DATA。
[0109]这里,用于控制第一触发器135-1的操作的时钟可以是用于接收操作的时钟,例如,锁存时钟Latch_Clk。
[0110]当第一触发器135-1中开始接收操作时,第二触发器135-2从第一触发器135-1串行地接收数据。用于控制第二触发器135-2的操作的时钟可以是与输出和发送有关的时钟,例如,时序控制时钟TPb。然而,时钟不限于此。
[0111]随后,第二触发器135-2的数据被发送到第三触发器135-3。
[0112]各触发器135-1、135-2和135-3在预定时间的输出是每行中将要接收到的数据。因此,通过各触发器135-1、135-2和135-3的输出,可以并行输出数据。数据可以被提供到DAC 137 (见图 2)。
[0113]X0R将第二触发器135-2的输出和第三触发器135-3的输出进行比较。根据示例性实施例的数据锁存器135利用X0R来确定连续行的数据(即,当前行的像素数据值与后一行的像素数据值)是否相同。因此,当后一行中接收的像素数据值与当前行中接收的像素数据值之间的比较结果相同时,提供“ 1”作为X0R的输出。当比较结果不同时,提供“ 0 ”作为X0R的输出。
[0114]同时,比较数据X0R_DATA (即,X0R_0DD和X0R_EVEN)在第四触发器135_4中被接收,并通过第五触发器135-5和第六触发器135-6被提供到第一 AND装置AND1。第四触发器135-4被锁存时钟Latch_Clk控制,第五触发器135-5和第六触发器135-6被时序控制时钟TPb控制。
[0115]第一 AND装置AND1对第五触发器135-5的输出信号和第六触发器135-6的输出信号执行逻辑AND,并输出逻辑AND的输出信号。
[0116]第二 AND装置AND2对X0R装置X0R的输出DATA COMP和第一 AND装置AND1的输出信号执行逻辑AND。
[0117]因此,当第二 AND装置AND2从X0R接收到“ 1 ”并且从第一 AND装置AND1接收到“ 1”时,可以输出使能的放大器开关控制信号AMP_SW_C0NT。
[0118]根据示例性实施例,除了按列比较像素数据值之外,还要执行按行比较像素数据值以检测像素数据值是否改变。
[0119]S卩,根据示例性实施例的源极驱动器按列确定像素数据值是否相同并且按连续行检测像素数据值是否相同。当像素数据值被确定为相同时,输出使能的放大器开关控制信号AMP_SW_C0NT。该放大器开关控制信号AMP_SW_C0NT被提供到输出缓冲器139 (见图2),进而可以将输出缓冲器139中的一些缓冲器选择性地非使能。
[0120]虽然在改变行时提供与前一行中提供的像素数据值不同的像素数据值,但是传统的情况仅确定相邻像素(基于列)之间的数据是否相同。因此,会针对非使能的放大器连续地执行之前的控制操作。
[0121]然而,根据示例性实施例,当在改变行时提供与前一行中提供的像素数据值不同的像素数据值时,即使相邻像素(基于列)之间的像素数据相同,也可以将所有放大器重新使能。
[0122]如上所述,在传统的情况下,当改变图像数据值(例如,从R到G)时由于之前状态中的电压变化和被改变的图像数据导致使能的放大器和非使能的放大器具有不同的共电压。因此,会因不同的共电压而产生泄漏电流。
[0123]然而,根据示例性实施例,除了考虑按列的像素的状态之外,还考虑按行的像素的状态。因此,不会产生由于相邻通道之间的压摆率(slew rate)差导致的图像失效,其中,之所以会在连接到输出驱动器的电容器中产生压摆率差是因为像素数据值是从之前的像素数据值改变而来。
[0124]图5A和图5B是示出图2的输出缓冲器139的框图和操作的示图。
[0125]参照图5A,输出缓冲器139可包括多个输出放大器139-1、139-2、139-3和139-4以及多个开关SW1至W4。
[0126]这里,为了方便起见,描述四个输出放大器和四个开关以例示四个输出,但是它们的数量不限于此。
[0127]在第一输出放大器139-1中接收像素数据DataO,并提供像素数据DataO作为第一输出Y〈l>。
[0128]在第二输出放大器139-2中接收像素数据Datal,并提供像素数据Datal作为第二输出Y〈2>。
[0129]类似地,分别在第三输出放大器139-3和第四输出放大器139-4中接收像素数据Data2和Data3,并且分别提供像素数据Data2和Data3作为第三输出Y〈3>和第四输出Υ<4>0
[0130]另外,在第一输出放大器139-1的输出节点和第三输出放大器139-3的输出节点之间设置第三开关SW3。
[0131]在第二输出放大器139-2的输出节点和第四输出放大器139-4的输出节点之间设置第四开关SW4。
[0132]通过极性相同的像素之间共用数据,通过开关来连接第一输出放大器139-1和第三输出放大器139-3,并且通过开关来连接第二输出放大器139-2和第四输出放大器139-4。
[0133]在第三输出放大器139-3的输入节点处和第四输出放大器139-4的输入节点处分别设置第一开关SW1和第二开关SW2。
[0134]此外,通过放大器开关控制信号AMP_SW_C0NT来控制开关SW1至SW4中的每个开关。
[0135]参照图5B,将详细地描述输出缓冲器139的操作。
[0136]将参照图5B描述放大器开关控制信号AMP_SW_C0NT使能的情况。
[0137]放大器开关控制信号AMP_SW_C0NT使能的情况表示连续行和相邻像素(基于列)的像素数据DataO至Data3相同。
[0138]在上面的情况下,根据示例性实施例的输出缓冲器139的操作被描述如下。
[0139]当放大器开关控制信号AMP_SW_C0NT使能时,接收信号的输出放大器非使能,对应的开关导通。
[0140]第三输出放大器139-3和第四输出放大器139-4通过使能的放大器开关控制信号AMP_SW_C0NT而非使能。然而,第三输出放大器139-3可以共用第一输出放大器139-1的输出,第四输出放大器139-4可以共用第二输出放大器139-2的输出。因此,即使第三输出放大器139-3和第四输出放大器139-4非使能,也可以将第一输出放大器139-1的输出和第二输出放大器139-2的输出分别提供到第三输出放大器139-3的输出节点和第四输出放大器139-4的输出节点。
[0141]根据示例性实施例,当连续的行之间的像素数据相同并且相邻像素(基于列)之间的像素数据相同时,可以通过选择性地将伽马电压的极性条件相同的输出放大器非使能来减小静态电流。
[0142]图6A是当发送接口包时的伽马电压曲线图。
[0143]参照图6A,以SOL、CFG、PIXELDATA、WAIT、HBP等的顺序来发送包。
[0144]在PIXEL DATA时期中,基本发送数据流,并顺序地发送前一行#N_1的数据、当前行測的数据和后一行#N+1的数据。将同一行中的像素基于列划分成奇数列ODD和偶数列EVEN ο图6Α示出施加具有正(+)极性的伽马电压作为奇数列ODD中的像素的电流,施加具有负(_)极性的伽马电压作为偶数列EVEN中的像素的电流。具有正⑴极性的伽马电压的范围和具有负(_)极性的伽马电压的范围可以不同。例如,具有正⑴极性的伽马电压可以在9V至16V的范围内,具有负(-)极性的伽马电压可以在0V至9V的范围内。
[0145]当从前一行_-1的数据接收新的数据流,并向当前行測和后一行#N+1连续地施加与前一行#N_1的数据相同的像素数据时,可以在接收前一行#N_1的数据的时间段t。至t i中使所有的输出放大器使能。
[0146]然而,在发送当前行#N的数据和后一行_1的数据的时间段^至13中使极性相同的一些输出放大器非使能。
[0147]当在时间13之后再次施加新的像素数据时,可以在时间13之后使所有的输出放大器再次使能。因此,时间段^至t 3可以是静态电流大幅度减小的静态功率节约时期。
[0148]图6B是根据图6A中的时间段t。至13的输出放大器的状态表。
[0149]图6B示出连接到奇数列的输出放大器139-1和139_3的示例(见图5A)。
[0150]参照图5A和图6B,在时间段t。至t i中第一输出放大器139-1和第三输出放大器139-3 使能(0N 和 ΟΝ) ο
[0151]然而,在时间段^至^中,仅第一输出放大器139-1使能而第三输出放大器139-3非使能(0Ν和OFF)。另外,在时间段^至13中,仅第一输出放大器139-1使能而第三输出放大器139-3非使能(0N和OFF)。
[0152]然而,在向行施加新数据的时间t3之后,第一输出放大器139-1和第三输出放大器139-3两者再次使能(0N和0N)以重置之前的数据。
[0153]如上所述,示例性实施例描述了每单元2X2像素,但是不限于此。可以根据设计者的意图或产品的配置规格来改变每单元的像素数量和伽马电压的极性配置。
[0154]图7是示出在应用每单元6X6像素时的串行数据组(SYNC_DATA)和比较数据(X0R_0DD 和 X0R_EVEN)的表。
[0155]参照图7,当应用每单元6X6像素并且可以使用八条总线(未示出)来发送在R像素、G像素和B像素中接收的数据时,将所述数据划分成单个的串行数据组SYNC_DATA0 [7:0]、SYNC_DATA1 [7:0]、SYNC_DATA2 [7:0]、SYNC_DATA3 [7:0]、SYNC_DATA4 [7:0]和SYNC_DATA5 [7:0],并且可以发送所述数据。这里,总线的数量不限于八条。
[0156]在以上情况下,示出的是比较数据X0R_0DD和X0R_EVEN可以基于六个列来比较相邻的数据。
[0157]例如,两两比较布置在同一行中的第一列1和第三列3、第二列2和第四列4、第三列3和第五列5以及第四列4和第六列6。因此,当比较结果相同时发送“1”,当比较结果不同时发送“0”。这里,以上示出了当交替施加伽马电压的正⑴极性和负㈠极性时的示例,并且当根据设计配置而施加正⑴极性、正⑴极性、负㈠极性和负㈠极性时,可以通过不同的方法来比较而不进行奇数列和偶数列的比较。即,当将伽马电压的极性条件相同的列进行比较时,其满足示例性实施例的各方面。
[0158]示例性实施例不意图包括对奇数列和偶数列的划分。当极性条件相同且放大器被非使能时,可以示出在伽马电压极性相同的条件下选择性地使能或者非使能的示例。
[0159]将采用随后的附图来描述更加详细的论述。
[0160]图8A和图8B是当应用具有每单元6X6像素的TFT IXD时根据图案来使输出放大器使能或非使能的表。
[0161]图8A是应用黑白马赛克图案的示例。
[0162]当面板140(见图1)由每单元6X6像素形成时,假定面板140电路提供六个输出放大器来控制单个行1、2至N和N+1等以及列。
[0163]当向第一行至第N-1行施加与黑色对应的相同值的像素数据时,可以对基于列而在六个列之内具有相同极性的像素之间的像素数据进行比较。
[0164]使连接到第一行的每个输出放大器使能。
[0165]然而,在连接到第二行的每个输出放大器中,可以通过比较相邻像素(基于列)之间的数据来控制每个输出放大器是否使能。这里,由于奇数列(第一列、第三列和第五列)中的像素的数据相同,因此仅第一输出放大器1使能而第三输出放大器3和第五输出放大器5非 使能。此外,第一输出放大器1的输出数据可以被输出到第三输出放大器3和第五输出放大器5的输出端。另外,由于偶数列(第二列、第四列和第六列)中的像素的数据相同,因此仅第二输出放大器2使能而第四输出放大器4和第六输出放大器6非使能。此外,第二输出放大器2的输出数据可以被输出到第四输出放大器4和第六输出放大器6的输出端。
[0166]然而,即使向第N行施加与前一行(S卩,第N-1行)不同的像素数据,所有相邻像素(基于列)也具有与白色对应的数据值。
[0167]在以上情况下,如图2中所述,由于不同的像素数据,使得可以使放大器开关控制信号AMP_SW_C0NT(见图3)非使能,其中,所述不同的像素数据是根据通过比较连续行之间的像素数据得到的结果。
[0168]相应地,由于放大器开关控制信号AMP_SW_C0NT非使能,因此由该信号控制的输出放大器使能,所有开关断开。结果,分别连接到与第N行连接的每个像素的输出放大器1至6全部使能。
[0169]在以上情况下,基于每单元6X6像素,由于连接到36个像素的输出放大器中的20个输出放大器非使能,因此与现有的情况相比,可以减少55.6%的电流。
[0170]图8B示出当应用全白色作为背景色时的示例。
[0171]然而,其不限于此,可以包括诸如全黑色、全灰色和全单色(例如,绿色)的所有情况。
[0172]在背景色的情况下,仅针对第一行使所有输出放大器1至6使能,并且基于后一行的6个列,一个输出放大器1使能以用于奇数列,另一个输出放大器2使能以用于偶数列。
[0173]以上情形可以比图8A中描述的情形更进一步减少静态电流,电流减少的效果被进一步提尚到61.1 %。
[0174]图9是根据另一个示例性实施例的数据锁存器155的框图。
[0175]根据另一个示例性实施例的数据锁存器155可以提供唤醒信号AMP_WAKEUP以提前准备使非使能的放大器使能。
[0176]参照图9,数据锁存器155可以包括:多个触发器155-1、155-2、155-3、155-4、155-5、155-6 和 155-7 ;第一 X0R 装置 X0R1 ;第二 X0R 装置 X0R2 ;以及第一 AND 装置 AND1 和第二 AND装置AND2。
[0177]第一触发器至第四触发器155-1、155-2、155-3和155_4串联连接,可以串行地发送在第一触发器155-1中接收的数据SYNC_DATA。这里,通过行(S卩,栅极线)来接收数据。
[0178]X0R1将第N行(謝DATA)和第N-1行(謝-lDATA)中的像素数据值进行比较以确定所述值是否不同。X0R1是比较器,并且可以改变为比较电路或者具有代替X0R门的比较功能的另一种电路。
[0179]同时,X0R2将第N行(謝DATA)和第N+1行(謝+lDATA)中的像素数据值进行比较以确定所述值是否不同。当第N行(#N DATA)和第N+1行(#N+1DATA)中的像素数据值不同时,提供使能的放大器唤醒信号AMP_WAKEUP。因此,根据另一个示例性实施例的数据锁存器155可以提前检测因为数据改变所以放大器应该全部使能的状态,以提前准备使非使能的放大器使能。
[0180]更详细地,当输出当前行(例如,第N-1数据(#N_1DATA))时,对将要施加到比当前行晚两个阶段的行的数据(即,#N+1DATA)与将要被施加到后一行的数据(即,#N DATA)提前进行比较,并可以在比当前行早两个阶段的行中准备是否应该将非使能的输出放大器使能的决定。即,代替在检测到改变的数据时使输出放大器使能,可以在检测到改变的数据之后提前将放大器唤醒信号AMP_WAKEUP提供给输出放大器以改善其输出特性。
[0181]第五触发器至第七触发器155-5、155-6和155-7可以串行地发送比较数据X0R_DATA。
[0182]这里,比较数据X0R_DATA可以表示如图3中所述的奇数列和偶数列的比较结果的比较数据 X0R_0DD 和 X0R_EVEN。
[0183]第一 AND装置AND1对第六触发器155-6的输出信号和第七触发器155-7的输出信号执行逻辑AND。
[0184]第二 AND装置AND2对X0R1的比较结果和作为AND1的输出信号的比较数据X0R_DATA执行逻辑AND,并输出逻辑AND的输出信号。
[0185]如上所述,根据另一个示例性实施例的数据锁存器155确定连续行的数据(S卩,当前行的像素数据值与前一行的像素数据值)是否相同。因此,当前一行中接收的像素数据值与当前行中接收的像素数据值之间的比较结果相同时,提供“1”作为输出信号,并且当所述结果不同时,提供“ 0 ”作为输出信号。
[0186]通过按列确定像素数据值是否相同,并且同时确定连续行的像素数据值是否相同,从而在所有像素数据值被确定为相同时,输出使能的放大器开关控制信号AMP_SW_C0NTo
[0187]此外,当连续行的像素数据值不同时,提供放大器唤醒信号AMP_WAKEUP,从而提前准备在非使能状态下的输出放大器。因此,可以在接收到新数据之前将输出放大器提前使能。因此,可以通过在使非使能的输出放大器使能时防止输出电压转变的变化来改善输出放大器的输出特性。
[0188]图10是在根据图9来发送接口包时的伽马电压曲线图。
[0189]参照图10,以SOL、CFG、PIXELDATA, WAIT、HBP等的顺序来发送包。
[0190]在PIXELDATA时期中,基本发送数据流,即,发送第N_1行#N_1中的数据、第N行#N中的数据和第N+1行#N+1中的数据。
[0191]每行中的数据可以基于列被划分成奇数列和偶数列。在图10中,将正(+)伽马电压施加到奇数列像素,将负(_)伽马电压施加到偶数列像素。然而,不限于此,可以基于像素构造而不同地表现。
[0192]当从第N-1行#N_1开始新的数据流时,向第N行#N和第N+1行#N+1连续施加与第N-1行__1相同的像素数据,当第N-1行__1接收到数据时所有输出放大器使能。
[0193]在时间段&至12( S卩,向第N行#N发送数据的时期)中,具有相同极性的一些输出放大器非使能。
[0194]当在时间〖3之后再次施加新的像素数据时,所有的输出放大器可以在时间t3之后再次使能。
[0195]根据另一个示例性实施例,当第N行測和第N+1行#N+1中的像素数据值像图9中描述的那样不同时,提供使能的放大器唤醒信号AMP_WAKEUP。因此,可以在时间段七2至七3中利用放大器唤醒信号AMP_WAKEUP来将对应的非使能的输出放大器使能。
[0196]在以上情况下,时间段^至t 2可以是静态电流大幅度减少的时期。
[0197]同时,具有检测第NR#N和第N+1行#奸1中的不同的像素数据值并提前准备输出放大器的各种类型的方法。例如,可以使用分配唤醒准备时间以在输入数据时提前准备唤醒信号的方法。此外,可以包括检测TCON 110(见图1)中改变的数据并提供唤醒信号以提前做好准备的方法。这里,这是检测第NR#N和第N+1R#N+1中的不同像素数据值并提前准备输出放大器的简单方法的示例,并且该方法可以根据设计者的意图或电路构造而多方面地变化。
[0198]利用TFT LCD的示例来描述发明构思的方面,但是其不限于此,发明构思的方面可以应用于有机发光二极管(0LED)面板。
[0199]图11A是根据另一个示例性实施例的控制0LED面板的源极驱动器160的框图。
[0200]参照图11A,源极驱动器160可以包括:逻辑控制器161、移位寄存器163、数据锁存器165、DAC 167和输出缓冲器169。
[0201]逻辑控制器161接收输入数据DataO和Datal以提供给移位寄存器163。此外,逻辑控制器161将比较数据X0D_DATA提供给移位寄存器163。
[0202]这里,因为比较数据X0R_DATA是通过将相邻像素之中具有相同的像素数据的像素进行比较而得到的结果数据,所以可以利用比较数据X0R_DATA来控制是否应该使源极驱动器160的放大器使能的决定。
[0203]根据另一个示例性实施例,因为逻辑控制器161通过滤色器来比较数据,所以可以确定是否应该使针对具有相同的伽马电压条件的通道的放大器使能。
[0204]移位寄存器163将从逻辑控制器161接收到的数据提供给数据锁存器165。包括在移位寄存器163中的多个移位寄存器(未示出)利用移位时钟来顺序地移位图像数据(即,输入数据DOP、DON、DIP和DIN以及比较数据X0R_DATA),并输出移位后的图像数据。
[0205]数据锁存器165响应于从移位寄存器163供应的采样信号而顺序地锁存数字数据以供应到DAC167。此外,数据锁存165利用比较数据X0R_DATA将放大器开关控制信号ΑΜΡ-Sff-CONT提供给输出缓冲器169。
[0206]DAC 167可以将被锁存的数字图像数据转换成模拟图像数据。DAC 167将从数据锁存器165发送的数字图像数据转换成模拟图像数据(即,数据电压)以供应到输出缓冲器 169。
[0207]输出缓冲器169将接收到的模拟图像数据发送到0LED面板(未示出)的数据线(未示出),并可以提供输出数据Y〈0>至Υ〈Ν>。
[0208]图11Β是示出当应用具有每单元6X6像素的0LED面板时的数据组和比较数据的示例表。
[0209]与TFT IXD相反,0LED因滤色器而使用单独的伽马电压。S卩,在R像素、G像素和B像素的情况下,所有R像素使用相同的伽马电压,所有G像素使用相同的伽马电压,所有B像素使用相同的伽马电压。
[0210]因此,在0LED的情况下,可以使用相同的伽马电压来执行像素之间的比较操作。
[0211]参照图11B,R像素之间产生比较数据X0R_RED,G像素之间产生比较数据X0R_GREEN,B像素之间产生比较数据X0R_BLUE。
[0212]当利用八条总线(未示出)来发送R像素、G像素和B像素中接收到的数据时,可以在将数据分别划分成串行数据组 SYNC_DATA0[7:0]、SYNC_DATA1 [7:0]和 SYNC_DATA2 [7:0]之后发送该数据。
[0213]在以上情况下,基于R像素、G像素和B像素的像素数据是否相同的决定而产生比较数据 X0R_RED、X0R_GREEN 和 X0R_BLUE。
[0214]图11B是当顺序地形成R像素、G像素和B像素时的示例,并且当有区别地布置滤色器时,用于比较的像素选择可以基于滤色器布置而不同。
[0215]虽然没有示出,但是以下情况与示例性实施例相同,S卩,利用连续行的比较结果以及比较数据X0R_RED、X0R_GREEN和X0R_BLUE来产生放大器开关控制信号AMP_SW_C0NT以选择性地控制输出放大器。
[0216]图12A和图12B是当应用具有每单元6X6像素的0LED面板时根据图案来使输出放大器使能或非使能的表。
[0217]图12A是应用黑白马赛克图案的示例。
[0218]当以每单元6X6像素来形成0LED面板时,提供六个输出放大器来控制每个行1、2至N和N+1以及列。
[0219]连接到第一行的所有输出放大器使能。
[0220]然而,可以通过比较相邻像素(基于列)之间的数据来将连接到第二行的每个输出放大器控制为使能或非使能。这里,由于滤色器(R、G和B)导致像素具有相同的数据,因此当有规律地设置R、G和B时,仅第一输出放大器1至第三输出放大器3使能而第四输出放大器4至第六输出放大器6非使能。此外,可以将第一输出放大器1的输出数据提供到第四输出放大器4的输出端。可以将第二输出放大器2的输出数据提供到第五输出放大器5的输出端。可以将第三输出放大器3的输出数据提供到第六输出放大器6的输出端。
[0221]然而,在第N行的情 况下,因为所有的相邻像素具有对应于白色的数据值,所以相邻像素具有相同的数据,但是施加与前一行(即,第N-1行)的像素数据不同的像素数据。由于这种情况根据连续行中的像素数据的比较结果而示出不同的像素数据,因此可以使放大器开关控制信号AMP_SW_C0NT (见图11A)非使能。
[0222]因此,由于放大器开关控制信号AMP_SW_C0NT非使能,因此由该信号控制的放大器4至6全部使能。
[0223]在以上情况下,由于连接到基于每单元6X6像素的36个像素的放大器当中的15个放大器非使能,因此与现有情况相比时可减少41.7%的电流。
[0224]图12B是应用全白色作为背景色的示例。
[0225]然而,其不限于此,并且可以包括诸如全黑色、全灰色和全单色(例如,绿色)的所有情况。
[0226]在全背景的情况下,仅针对第一行使所有输出放大器使能,并且可以通过R、G和B的三条通道来控制相同行的输出,而不受来自后一行的六个列的限制。即,每行通过R、G和B仅使输出放大器1至3使能。
[0227]当与图12A中示出的静态电流相比时,图12B中示出的静态电流可以进一步减小,电流减小效果进一步提高到68.8%。然而,考虑到输出放大器的每个开关的电阻特性和输出特性,可以调整输出放大器的数量。
[0228]如上所述,根据示例性实施例,比较连续行之间的数据以及具有相同数据特性的相邻像素之间的数据,进而当数据相同时,选择性地使输出放大器非使能。因此,减小了OLED面板的静态电流,并且还稳定地支持了 OLED面板的操作。因此,能够在像素数据改变时确保具有高分辨率的图像。
[0229]图13是根据示例性实施例的包括图1中示出的IXD装置100的计算机系统210的框图。
[0230]参照图13,计算机系统210可以包括:存储装置211、控制存储装置211的存储控制器212、无线电收发器213、天线214、应用处理器(AP) 215、输入装置216以及显示驱动器IC(DDI)217。
[0231]无线电收发器213可以通过天线214交换无线信号。例如,无线电收发器213可以将通过天线214接收的无线信号改变成将在AP 215中处理的信号。
[0232]AP 215可以处理从无线电接收器213输出的信号,并且将处理后的信号发送到DDI 217。此外,无线电接收器213可以将从AP 215输出的信号改变成无线信号,并通过天线214将改变后的无线信号输出到外部装置。
[0233]输入装置216是能够输入控制信号或将被AP 215处理的数据的装置,所述控制信号用于控制AP 215的操作,输入装置216可以被实现为诸如触摸板或计算机鼠标、小键盘或键盘的定点装置。
[0234]在一些实施例中,用于控制存储装置211的操作的存储控制器212可以被实现为AP 215的一部分,并且还可以被实现为与AP 215分开的芯片。
[0235]在一些实施例中,DDI 217可以被实现为图1中示出的IXD装置100并且在低功率下操作。
[0236]图14是根据另一个示例性实施例的包括图1中示出的LCD装置100的计算机系统220的框图。
[0237]参照图14,计算机系统220可以被实现为个人计算机(PC)、网络服务器、平板PC、上网本、e-阅读器、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器或MP4播放器。
[0238]计算机系统220可以包括存储装置221、用于控制存储装置221的数据处理操作的存储控制器222、AP 223、输入装置224和DDI 225。
[0239]AP 223可以根据通过输入装置224输入的数据将存储在存储装置221中的数据通过DDI 225进行显示。例如,输入装置224可以被实现为诸如触摸板或计算机鼠标、小键盘或键盘的定点装置。AP 223可以控制计算机系统220的总体操作,并且控制存储控制器222的操作。
[0240]在一些实施例中,用于控制存储装置221的操作的存储控制器222可以被实现为AP 223的一部分,并且还可以被实现为与AP 223分开的芯片。
[0241]在一些实施例中,DDI 225可以实现为图1中示出的IXD装置100并且在低功率下操作。
[0242]图15是根据另一个示例性实施例的包括图1中示出的LCD装置100的计算机系统230的框图。
[0243]参照图15,计算机系统230可以被实现为诸如数码相机或包括数码相机的移动电话、智能电话或平板PC的图像处理装置。
[0244]计算机系统230可以包括存储装置231、存储控制器232、AP 233、图像传感器234和DDI 235,其中,存储控制器232用于控制存储装置231的数据处理操作,例如,写入操作或读取操作。
[0245]图像传感器234将光学图像转换成数字信号,并且将转换后的数字信号发送给AP233或存储控制器232。可以通过DDI 235来显示转换后的数字信号或者可以根据AP 233的控制通过存储控制器232将转换后的数字信号存储在存储装置231中。
[0246]此外,根据AP 233或存储控制器232的控制,通过DDI 235来显示存储在存储装置231中的数据。
[0247]在一些实施例中,用于控制存储装置231的操作的存储控制器232可以被实现为AP 233的一部分,并且还可以被实现为与AP 233分开的芯片。
[0248]在一些实施例中,DDI 235可以实现为图1中示出的IXD装置100并且在低功率下操作。
[0249]根据示例性实施例,能够通过针对具有相同数据的像素来选择性地使输出放大器非使能而减小LCD装置中的静态电流。此外,通过比较相邻行与相邻列中的像素数据,可以防止在改变数据时从输出放大器产生的泄漏电流。
[0250]虽然已经参照示例性实施例描述了发明构思,但是本领域技术人员将理解的是,在不脱离由权利要求限定的发明构思的精神和范围的情况下,可以做出各种变化和修改。因此,应该理解,上面的示例性实施例不是限制性的而是说明性的。因此,发明构思的范围将由权利要求及其等同物的范围最宽的许可解释来确定,并且不应受到前面描述的局限或限制。
【主权项】
1.一种源极驱动器,所述源极驱动器包括: 多个输出放大器,被配置为驱动显示面板的数据线, 其中,源极驱动器比较显示面板中的连续栅极线的数据以及显示面板中的相邻数据线的数据是否相同,并且选择性地使连接到具有相同数据的数据线的输出放大器非使能。2.根据权利要求1所述的源极驱动器,所述源极驱动器还包括: 逻辑控制器,被配置为接收输入数据并且提供相邻数据线的数据之间的比较结果; 移位寄存器,被配置为利用移位时钟来提供从逻辑控制器发送的输入数据和比较结果; 数据锁存器,被配置为顺序地锁存从移位寄存器发送的数据并将前一条栅极线中的数据与当前栅极线中的数据进行比较; 数字模拟转换器,被配置为将从数据锁存器发送的数据转换成模拟电压; 输出缓冲器,被配置为输出从数字模拟转换器发送的数据。3.根据权利要求2所述的源极驱动器,其中,逻辑控制器比较相邻数据线的数据,当所述数据相同时提供“1”作为比较结果,或者当所述数据不同时提供“0”作为比较结果。4.根据权利要求2所述的源极驱动器,其中,数据锁存器利用栅极线的数据之间的比较结果和相邻数据线的数据之间的比较结果来将输出放大器控制为使能或非使能。5.根据权利要求4所述的源极驱动器,其中,数据锁存器响应于确定栅极线的数据之间的比较结果和相邻数据线的数据之间的比较结果相同而选择性地将连接到数据线的一些输出放大器非使能。6.根据权利要求2所述的源极驱动器,其中,数据锁存器响应于确定连续栅极线的数据不同而相邻数据线的数据相同来检测新图像数据的接收,并且使所有的所述多个输出放大器使能。7.根据权利要求2所述的源极驱动器,其中,所述多个输出放大器根据放大器开关控制信号而被选择性地使能或非使能, 其中,如果连续栅极线的数据以及相邻数据线的数据相同,则数据锁存器提供使能的放大器开关控制信号,如果连续栅极线的数据以及相邻数据线的数据不同,则数据锁存器提供非使能的放大器开关控制信号。8.一种液晶显示装置,所述液晶显示装置包括: 源极驱动器,被配置为驱动显示面板的数据线并包括多个输出放大器, 其中,源极驱动器利用相邻列的图像数据是否相同的比较结果和连续行的图像数据是否相同的比较结果来调节所述多个输出放大器的电流。9.根据权利要求8所述的液晶显示装置,其中,当按列比较图像数据是否相同时使用施加到设置在列中的数据线的伽马电压的条件。10.根据权利要求9所述的液晶显示装置,所述液晶显示装置还包括: 时序控制器,被配置为接收图像数据,并且提供时序相关信号和操作控制信号; 栅极驱动器,被配置为提供由时序控制器控制的栅极导通电压; 面板,被配置为包括位于多条栅极线和多条数据线的相交处的多个单元像素,并且显示由栅极驱动器和源极驱动器控制的图像, 其中,源极驱动器被时序控制器控制,并且提供与图像数据对应的像素数据。11.根据权利要求10所述的液晶显示装置,其中,源极驱动器包括: 逻辑控制器,被配置为接收图像数据,并且在数据线具有相同的伽马电压条件时提供彼此图像数据的比较结果; 移位寄存器,被配置为利用移位时钟来提供从逻辑控制器发送的图像数据和比较结果; 数据锁存器,被配置为顺序地锁存从移位寄存器发送的数据并将当前行中的图像数据与后一行中的图像数据进行比较; 数字模拟转换器,被配置为将从数据锁存器发送的数据转换成模拟电压; 输出缓冲器,包括输出从数字模拟转换器发送的数据的所述多个输出放大器。12.根据权利要求11所述的液晶显示装置,其中,当面板包括薄膜晶体管液晶显示装置时,逻辑控制器对具有施加到每个列的伽马电压的相同极性的列执行比较操作。13.根据权利要求11所述的液晶显示装置,其中,当面板包括有机发光二极管显示装置时,逻辑控制器对设置有相同滤色器的列执行比较操作。14.根据权利要求11所述的液晶显示装置,其中,当连续行的数据相同并且具有相同的伽马电压条件的列的数据相同时,数据锁存器提供使能的放大器开关控制信号。15.根据权利要求14所述的液晶显示装置,其中,输出放大器的静态电流响应于接收到使能的放大器开关控制信号而减小。16.根据权利要求15所述的液晶显示装置,其中,静态电流减小的输出放大器是连接到设置在伽马电压条件相同的列中的像素的一些输出放大器。17.根据权利要求16所述的液晶显示装置,其中,开关连接在与设置在伽马电压条件相同的列中的像素连接的输出放大器的输出节点之间。18.一种液晶显示装置,所述液晶显示装置包括: 源极驱动器,被配置为驱动显示面板的数据线并包括多个输出放大器, 其中,源极驱动器根据当前行和后一行的图像数据是否改变的确定结果针对显示相同图像的列而将连接到列的所述多个输出放大器中的一些输出放大器控制为选择性地非使會泛。19.根据权利要求18所述的液晶显示装置,其中,当按行确定图像数据是否相同时,源极驱动器使用施加到设置在列中的像素的伽马电压条件。20.根据权利要求18所述的液晶显示装置,其中,源极驱动器通过确定连续行以及相邻列的图像数据是否相同来提供放大器开关控制信号,所述放大器开关控制信号使连接到具有相同图像数据的列的输出放大器选择性地非使能。
【专利摘要】提供了具有低操作功率的源极驱动器和液晶显示装置。所提供的是一种驱动显示面板的数据线的源极驱动器和一种包括该源极驱动器的液晶显示(LCD)装置。源极驱动器被配置为比较显示面板中的连续栅极线的数据以及显示面板中的相邻数据线的数据是否相同,并且选择性地使连接到具有相同数据的数据线的输出放大器非使能。
【IPC分类】G09G3/36
【公开号】CN105489173
【申请号】CN201510524878
【发明人】权宰郁, 金智勋, 李峻在
【申请人】三星电子株式会社
【公开日】2016年4月13日
【申请日】2015年8月25日
【公告号】US20160098967

最新回复(0)