栅极驱动结构、显示面板及显示装置的制造方法

xiaoxiao2021-2-23  172

栅极驱动结构、显示面板及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术,尤其涉及一种栅极驱动结构、显示面板及显示装置。
【背景技术】
[0002]液晶显示面板和液晶显示装置是目前主流显示技术之一,液晶显示面板中包含多个像素单元,每个像素单元包含绝缘交叉的栅极线、数据线以及薄膜晶体管(TFT),其中,数据线接收源极信号,控制每个像素的电压,从而控制液晶的转动角度,实现不同的光线透过率。栅极信号由栅极驱动装置提供。栅极驱动装置产生多个栅极信号,并按照一定顺序输送给栅极线,以依次开启薄膜晶体管元件。
[0003]栅极驱动装置中主要包含移位寄存器(ASG)等部件,每一路移位寄存器的前端和后端,都有一只伪移位寄存器(dummy ASG),伪移位寄存器不给栅极提供栅极信号,其作用是防止栅极有重复输出和高温抖动。现有技术中移位寄存器的连接关系如图1所示,图1是现有技术栅极驱动装置的连接示意图,图1可以表示ASG连接关系,图1中包含2个伪移位寄存器,每个伪移位寄存器连接一个移位寄存器组。移位寄存器组指多个相互电连接的移位寄存器。图1中包含2个移位寄存器组,分别与2个伪移位寄存器连接。为了更清楚的看到伪移位寄存器与移位寄存器组之间的连接关系,图2示意性地将图1的连接关系拆开来,图2中两个虚线框中Groupl和GroUp2分别为两个移位寄存器组。可以更清晰地看见两个移位寄存器组相互独立,各与一个伪移位寄存器电连接。
[0004]然而,伪移位寄存器需要占用一定的布局空间,从而影响了液晶面板的窄边框化。例如图1中,由于面板布线需要,两个伪移位寄存器一般上下排列,会增大液晶面板的上下边框宽度。从具体设计来看,8相位移位寄存器上下一共需要8只伪移位寄存器,16相位移位寄存器上下一共需要16只伪移位寄存器,这是不利于窄边框化的。

【发明内容】

[0005]本发明的实施例提供一种栅极驱动结构,设置于显示面板中,所述显示面板分为显示区和非显示区,包括:第一移位寄存器组,第一移位寄存器组包含多个第一移位寄存器,第一移位寄存器相互电连接,且向栅极提供信号;第二移位寄存器组,第二移位寄存器组中包含多个第二移位寄存器,所述第二移位寄存器相互电连接,且向栅极提供信号;第一移位寄存器组和第二移位寄存器组分别与第一伪移位寄存器电连接。第一伪移位寄存器不向显示区的栅极提供信号。
[0006]—种显示面板,包含:多条数据线;与数据线绝缘交叉的多条栅极线;上述栅极驱动结构;栅极驱动结构与所述栅极线电连接。
[0007]—种显示装置,包括上述的栅极驱动结构或上述的显示面板。
[0008]本发明实施例提供的技术方案,通过多个栅极移位寄存器组共用一个伪移位寄存器,节省伪移位寄存器的数量,从而减小面板边框的宽度,实现窄边框设计。
【附图说明】
[0009]图1为现有技术栅极驱动装置结构示意图;
[0010]图2为现有技术栅极驱动装置结构示意性分离示意图;
[0011]图3为本发明一实施例提供的栅极驱动装置结构示意图;
[0012]图4为图3中的栅极驱动装置结构示意性分离示意图;
[0013]图5为本发明一实施例提供的栅极驱动装置结构示意图;
[0014]图6为本发明一实施例提供的栅极驱动装置结构示意图;
[0015]图7为本发明一实施例提供的栅极驱动装置结构示意图;
[0016]图8为本发明一实施例提供的显示面板结构示意图;
[0017]图9为本发明一实施例提供的栅极驱动装置结构示意图;
[0018]图10为本发明一实施例提供的栅极驱动装置结构示意图;
[0019]图11为本发明一实施例提供的栅极驱动装置驱动信号示意图;
[0020]图12为本发明一实施例提供的栅极驱动装置结构示意图;
[0021]图13为本发明一实施例提供的显示装置结构示意图。
【具体实施方式】
[0022]下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
[0023]图3是本发明一实施例提供的栅极驱动装置结构示意图,图3示意了显示面板周边栅极驱动装置中栅极移位寄存器的连接方式。图3中包含两个移位寄存器组,由于两个移位寄存器组的连接线路交叉较多,为了更方便地看清,图4将图3提供的栅极驱动装置结构示意性分离开来,移位寄存器组之间的连接方式不发生改变。需要说明的是,实际面板中,一般采用图3的结构,以节省面板空间,实现窄边框。本申请文件中为了清楚地说明移位寄存器组的连接关系,将其分离开来,形成图4的结构,并不代表实际生产中依照图4的布置移位寄存器组及移位寄存器的实际位置。后文中类似的移位寄存器分离开的附图也都是示意性地表示连接关系,都不对移位寄存器的位置做出任何限定。
[0024]请参照图3和图4,100是第一伪移位寄存器,第一伪移位寄存器100—端连接1C,接收1C传送过来的起始脉冲信号(STV),与一般的移位寄存器不同,伪移位寄存器不连接显示区的栅极线,不为显示区的栅极线提供栅极信号。多个移位寄存器101、102、103、104……107、108,这些移位寄存器分为两组,其中,移位寄存器101、103、105、107等为第一移位寄存器组200,移位寄存器102、104、106、108为第二移位寄存器组300,在每个移位寄存器组中,有多个级的移位寄存器,每个移位寄存器之间相互电连接,101、102为第一级移位寄存器,103、104为第二级移位寄存器,以此类推,若一个移位寄存器组中有Μ个移位寄存器,则最后一个移位寄存器和第Μ-1个移位寄存器称为第Μ级移位寄存器。例如,在第一移位寄存器组中,第一级移位寄存器101与伪移位寄存器100电连接,接收伪移位寄存器传送过来的信号,同时,第一级移位寄存器101与第二级移位寄存器103电连接,将信号传送给第二级移位寄存器103,给伪移位寄存器100—个终止信号,第二级移位寄存器103与第一级移位寄存器101以及第三级移位寄存器105电连接,第二级移位寄存器103接收第一级移位寄存器101发送过来的信号,将信号传送给下一级移位寄存器(即第二级移位寄存器105),并给上一级移位寄存器(即第三级移位寄存器101)—个终止信号,以此类推。第二移位寄存器组的连接结构也是类似的,第二移位寄存器组的第一级移位寄存器102与伪移位寄存器100电连接,接收伪移位寄存器100传送过来的信号,同时,第二移位寄存器组的第一级移位寄存器102与对应的第二级移位寄存器104电连接,将信号传送给第二级移位寄存器104,并给伪移位寄存器100—个终止信号。第二级移位寄存器104与第一级移位寄存器102以及第三级移位寄存器106电连接,第二级移位寄存器104接收第一级移位寄存器102发送过来的信号,将信号传送给下一级移位寄存器(即第二级移位寄存器106),并给上一级移位寄存器(即第一级移位寄存器102)—个终止信号,以此类推。第一伪移位寄存器的输出端连接到第一级移位寄存器的一端(P点)。每个移位寄存器都连接对应到栅极线,提供栅极信号。本发明提供的栅极驱动装置结构,由于两组移位寄存器共用同一个伪移位寄存器,节省了一个伪移位寄存器的空间,因此能够减小边框的宽度,实现窄边框。所谓显示区,是显示面板用来显示图像的区域,非显示区是显示区的周边区域,例如栅极驱动电路的区域。
[0025]可选的,栅极驱动结构包含N个移位寄存器组,2 < N < 16,N个移位寄存器组都与第一伪移位寄存器电连接。
[0026]在本发明的一个实施例中,还包括第二伪移位寄 存器。例如,一个移位寄存器组中有Μ个移位寄存器,则每个移位寄存器组的末端连接方式如图5所示,每组第Μ级的移位寄存器的一端连接至第二伪移位寄存器的输出端。图5中,两个第Μ级移位寄存器连接至第二伪移位寄存器的输出端。这种方式可以兼顾面板的正向扫描和反向扫描。
[0027]可选的,栅极驱动结构包含Ν个移位寄存器组,2 16,Ν个移位寄存器组的最末级移位寄存器都与第二伪移位寄存器电连接。
[0028]本发明还包括一种显示面板,如图6所示,包含数据线120,与数据线120绝缘交叉的栅极线121,数据线120与栅极线121围成像素单元122.像素单元用于显示画面,多个像素单元的阵列构成显示区。上述实施例中的栅极驱动结构用于与栅极线121连接,提供栅极驱动信号。
[0029]可选的,上述实施例中的第一伪移位寄存器和第二伪移位寄存器分别位于显示面板的上下两侧。这样的设置使得显示面板既可以正向驱动,又可以反向驱动。正向驱动时,由第一伪移位寄存器向栅极提供信号;反向驱动时,由第二伪移位寄存器向栅极提供信号。
[0030]可选的,移位寄存器位于显示面板的左右两侧,且数目相等。设每个显示面板中包含Ν个移位寄存器组,则显示面板的左右两侧边框分别设置有Ν/2个移位寄存器组,如图7所示。可选的,同一侧的移位寄存器组连接到同一个伪移位寄存器上,不同侧的移位寄存器组连接到不同的伪移位寄存器上,至少两个移位寄存器组连接到相同的伪移位寄存器上,以达到减小边框宽度的效果。当然,移位寄存器也可以仅设置在同一侧边框上,此处不做限定。
[0031]本发明提供的一个实施例如图8所示,图8中移位寄存器组设置在两侧边框,每一侧边框的移位寄存器分别共用一个伪移位寄存器。图6是12相位的移位寄存器。本实施例中,包含三个第一级移位寄存器:4561^562)563,三个第一级移位寄存器的一端(?点)与伪移位寄存器的输出端电连接,接收伪移位寄存器提供的信号,并输送给栅极线。
[0032]本发明提供的一个实施例如图9所示,图9中移位寄存器组设置在两侧边框,每一侧边框的移位寄存器分别共用一个伪移位寄存器。图7是16相位的移位寄存器。本实施例中,包含四个第一级移位寄存器:六561^562)563^564,四个第一级移位寄存器的一端(?点)与伪移位寄存器的输出端电连接,接收伪移位寄存器提供的信号,并输送给栅极线。
[0033]如果有X相位的移位寄存器(ASG),则显示面板左右各有X/4路ASG,这X/4路ASG共用一个伪移位寄存器(dummy ASG)。如果是一个du_y ASG驱动所有路有效ASG,则一共驱动X/2路ASG。其中,每一路ASG代表一个移位寄存器组(ASG组)。
[0034]可选的,如图10所示,为了连接左右两侧的信号,伪移位寄存器需要引出至少一条走线。该走线横跨屏幕,将位于左侧的前端伪移位寄存器信号连接至右侧,再将右侧的移位寄存器信号连接至左侧末端。移位寄存器栅极驱动结构还包括多条走线110,走线110—端连接第一伪移位寄存器,另一端连接至N个移位寄存器组。111代表显示区,显示区包含多个像素单元122,用于显示图像。
[0035]在传统技术中,每组移位寄存器分别连接一个伪移位寄存器,本发明中,多组移位寄存器连接一个伪移位寄存器,在驱动时,具体方法是,利用时钟信号(CK1-CK4)与伪移位寄存器信号(DMY)的配合,将信号储存一段时间,再分别输出给ASG的P点(ASG-P)。如图11所示,波形本案的输出波形,以及前4只有效ASG的P点电位波形。与现有技术区别还在于,每一只dummy ASG给它对应的那一路的第一级ASG的P点充电;本案技术是一只dummyASG给所有路的第一级ASG的P点充电。
[0036]图12是一个ASG电路具体的结构示意图,图12中,包含8个薄膜晶体管,分别用TO-TS 表示 ;多个端口,例如栅极输出端口Gout,时钟信号端口 CK;该结构示意图仅仅是ASG电路的一种实施方式,并不做具体限定。实际使用中,根据面板设计的需求,可以设计不同的ASG电路。本发明还包括一种显示装置,包含上述栅极驱动结构以及显示面板。如图13所示。
[0037]本发明不仅能够应用与液晶显示器中,也可以应用于0LED等其它显示方式的显示装置中。
[0038]注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
【主权项】
1.一种栅极驱动结构,设置于显示面板中,所述显示面板分为显示区和非显示区,其特征在于,包含:第一移位寄存器组,所述第一移位寄存器组包含多个第一移位寄存器,所述第一移位寄存器相互电连接,且向栅极提供信号;第二移位寄存器组,所述第二移位寄存器组中包含多个第二移位寄存器,所述第二移位寄存器相互电连接,且向栅极提供信号; 所述第一移位寄存器组和所述第二移位寄存器组分别与第一伪移位寄存器电连接; 所述第一伪移位寄存器不向显示区的栅极提供信号。2.根据权利要求1所述的栅极驱动结构,其特征在于,所述栅极驱动结构包含N个移位寄存器组,2 16,所述N个移位寄存器组都与第一伪移位寄存器电连接。3.根据权利要求1所述的栅极驱动结构,其特征在于,所述栅极驱动结构还包括第二伪移位寄存器,所述第一移位寄存器组和所述第二移位寄存器组分别与所述第二伪移位寄存器电连接。4.根据权利要求1所述的栅极驱动结构,其特征在于,还包括多条走线,所述走线一端连接第一伪移位寄存器,另一端连接至N个移位寄存器组。5.根据权利要求1所述的栅极驱动结构,其特征在于,所述第一伪移位寄存器的输出端连接到第一级移位寄存器上。6.根据权利要求3所述的栅极驱动结构,其特征在于,所述第一移位寄存器组和所述第二移位寄存器组分别包含Μ个移位寄存器,所述第二伪移位寄存器的输出端连接到第Μ级移位寄存器上。7.一种显示面板,包含:多条数据线;与所述数据线绝缘交叉的多条栅极线;如权利要求1-10任一项所述的栅极驱动结构;所述栅极驱动结构与所述栅极线电连接。8.根据权利要求7所述的显示面板,其特征在于,所述第一伪移位寄存器和所述第二伪移位寄存器分别位于所述显示面板的两端。9.根据权利要求7所述的显示面板,其特征在于,所述移位寄存器组位于所述显示面板的两侧。10.根据权利要求9所述的显示面板,其特征在于,所述显示面板的两侧各有Ν/2个移位寄存器组。11.根据权利要求9所述的显示面板,其特征在于,同一侧的移位寄存器与同一个伪移位寄存器电连接。12.—种显示装置,包括如权利要求1所述的栅极驱动结构或如权利要求7所述的显示面板。
【专利摘要】本发明包含一种栅极驱动结构,设置于显示面板中,所述显示面板分为显示区和非显示区,具体包含第一移位寄存器组,第一移位寄存器组包含多个第一移位寄存器,第一移位寄存器相互电连接,且向栅极提供信号;第二移位寄存器组,第二移位寄存器组中包含多个第二移位寄存器,第二移位寄存器相互电连接,且向栅极提供信号;第一移位寄存器组和第二移位寄存器组分别与第一伪移位寄存器电连接。第一伪移位寄存器不向显示区的栅极提供信号。
【IPC分类】G09G3/36, G11C19/28
【公开号】CN105489178
【申请号】CN201511026896
【发明人】金慧俊
【申请人】上海中航光电子有限公司, 天马微电子股份有限公司
【公开日】2016年4月13日
【申请日】2015年12月31日

最新回复(0)